容偏差灵敏放大器研究与实现

【摘要】 随着数据容量不断的增大,制造工艺不断的进步,存储单元尺寸不断的缩小,位线不断的变长,数据的的访存速度,就必须在数据传输的关键路径上减小其延迟时间,一种访存时间也将随之不断地变长。为了提高数据),以此降低位线电压的波动,进而达到加比较实用的措施就是在位线与其输出单元间设置灵敏放大器(快数据电路的功能、性能和可靠性方面起着不可忽视的作用。论文论述了新工艺下一款容偏差灵敏放大器的研究与实现,并对该结构进行了同类比较和可靠性分析。该结构采用全定制设计,最高频率可达到访存速度的目的,因此灵敏放大器是数据Cache2.5GHz的关键部件之一,它在整个数据SenseAmplifier,单独工作自身差分电压达到Cache20mvSA,。Cache